最新课程
实战课程
为什么选择移知
学ARM、Synopsys、Cadence、Intel等世界知名企业专家的课程
学习来自知名企业技术专家的课程,走在世界前列,掌握IC设计、人工智能开发等前沿技术,成为知名企业需要的关键性人才。
名师辅导,获得理想工作
毕业后,你将获得满满的技能,能够快速上手项目,并得到知名专家的求职辅导,通过快速通道加入团队!移知能够内推您到各个知名企业面试.
在实战中成长
获得全方位的教师指导
亲手挑战世界名企设计的实战项目!领域专家将逐行审阅你的代码,提供专业、细致的反馈。你还将加入学习群,和志同道合的伙伴一起,在全方位辅导和监督下高效成长。
有问必答
相关问题
设计中有用lvt mvt hvt 三个STD CELL的 LEF 文件,在导入的时候如何设置?
可以,第一个要写 tech lef
共1个回答
相关问题
CTS为什么还要插ICG门控时钟单元呢?
不会加新的,只会clone和merge
共1个回答
相关问题
可以讲下partition功能吗
有点复杂,而且这个课程的项目用不到,等后边课程相关的东西更新完我们再讲吧
共1个回答
相关问题
shutoff与core cell之间的gap怎么形成的
1. 这个gap一般我们用命令 modifyPowerDomainAttr PD_SHUT -minGaps 16 16 16 16 实现,GUI双击power domain弹出的 attribute editor 可以先是 mingap,但是不能GUI改 2. route blockage不用加,mingap区域只是把 row切掉了,track还有,不能摆放cell,但是可以绕线。加placement blockage可以达到相同的目的,但是操作不方便,还要制定一大堆坐标,所以一般用 mingap。在一些先进的芯片中,也可能没有 mingap
浏览 7
推荐 1 共1个回答
相关问题2
netlist验证和后仿验证有什么区别?和前仿真区别呢?
后仿带sdf,时序信息进行仿真。前仿用的是rtl文件,netlist用的是综合后的文件,也就是门级电路。
浏览13
推荐 1 共1个回答
相关问题
为什么fpga开发板可以跑c代码?fpga原型验证综合arm处理器吗?
fpga开发板有CPU,自然能跑c。soc的原型验证必然有CPU综合到fpga去。
浏览14
推荐 0 共1个回答
相关问题
关于初始化 I/O assignment的warning
先回答,第二个问题,我认为 IO LEF属于 IP cell LEF 第一个问题,事实上,我们的LEF库中包含了这些site的cell,附我们的LEF:/storeroom/mcu/m3_project/logic/io/SP40NLLD2RN_3P3V_V0p5/lef/SP40NLLD2RN_3P3V_V0p1_10MT_2TM.lef 这个问题应该不影响后面的实验,因为我用db命令可以清晰看到一些IO corner cell的site信息: innovus 5> dbget [dbget head.libCells.name PCORNERRN -p].baseClass pad innovus 6> dbget [dbget head.libCells.name PCORNERRN -p].site.name CornerSite 我怀疑是不是软件的bug,还是因为我们的设计中还没加入 IO corner cell。
共1个回答
相关问题
模块、子系统、和系统三者验证区别是什么?是否都可以跑c来验证?
侧重点不同,模块在于完整的功能实现,子系统是互联,系统是场景应用。用c来跑当然可以,但是代价太大。
共1个回答