鸡米芽菜 4年前提问 AHB
0
ahb2sram写后读时序问题

该实例中,写后读会把写操作放到buffer里,待sram端口空闲了再写进去。如果后面发生连续读,但发生复位的话。因为sram没有复位,但buffer肯定被复位了。那cpu相当于会出现写错误。
是否在写后读的操作中拉低一拍hready保证写入以及读出的时序,这样设计是否会更加合理呢?

被浏览 :  211
收起
( 0 ) 评论
搭建您的AMBA Bus系统
ARM权威专家带你玩转AMBA 2133